Día

Título de la Conferencia

Conferencista

Martes 20 de setiembre

Multiprocesadores en un chip: Multi/Many Cores

Francisco Tirado

Miercoles 21 de setiembre

De la Electrónica a la Fotónica

Benjamin Barán

Jueves 22 de setiembre

Formulación del Problema de Control e  Implementación Paralela Temporal para la Ecuación de Onda: Aspectos Computacionales

Christian E. Schaerer

Viernes 23 de setiembre

Título de la Conferencia a Confimar

 

 

Resúmenes


 

MULTIPROCESADORES EN UN CHIP: MULTI/MANY CORES

Francisco Tirado

Martes 20 de setiembre, de 18:10 a 20:00 hs.

Desde su aparición hace casi 50 años, los procesadores han doblado su velocidad cada 18 meses. Esto ha sido debido, por una parte, a los avances en la integración de circuitos que permiten duplicar el número de transistores cada 18 meses y una mayor velocidad del reloj y por otra, a mejoras de su arquitectura (organización interna de los diferentes módulos operativos) orientadas a ejecutar un número cada vez mayor de instrucciones por ciclo. La dedicación de recursos para incrementar el rendimiento de un procesador ha llegado a un punto donde el retorno que se obtiene en rendimiento es pequeño. Sin embargo, la capacidad de disponer de más recursos en un chip se sigue incrementando en cada generación tecnológica. En cambio, factores como la potencia y disipación térmica han empezado a ser un factor determinante en el diseño de los chips.

En estas condiciones la relación rendimiento/consumo ha determinado que los fabricantes apuesten por el diseño de chips multiprocesador. La conferencia  tratara de revisar estos problemas y analizar las soluciones microarquitectonicas adoptadas motivando la introducción de los diseños multicore y multithreading actuales e introduciendo los aspectos arquitectónico y de programación de estas nuevas arquitecturas.

paco4Es  catedrático de Arquitectura y Tecnología de Computadores en la Universidad Complutense de Madrid, cargo que ha ocupado desde 1986. Ha trabajado en diferentes áreas de investigación dentro de la arquitectura de sistemas, computación de altas prestaciones, computación en GRID, diseño automático de CI y arquitectura del procesador.Hasta la actualidad es coautor de unas 280 publicaciones en revistas y conferencias internacionales.. Ha participado en la organización de más de 80 Congresos Internacionales de reconocido prestigio como General Chair, Program Chair, miembro del Comité de Programa, Chair de Sesión, Conferenciante Invitado y revisor de artículos. Ha impartido mas 65 conferencias en congresos internacionales y universidades. El Prof. Tirado ha sido Decano (1994-2002)  y Vicedecano (1989-1992) de la Facultad de Ciencias Físicas de la UCM y Director del Departamento de Informática y Automática (1992-1994). Desde 1988 a 1993 ha sido gestor del Programa Nacional de Robótica y del Programa Nacional de Tecnologías Avanzadas de la Producción, dentro del Plan Nacional de I*D de la CICYT y ha representado a la CICYT en diferentes comisiones nacionales e internacionales. Ha sido  miembro del Comisión Nacional de Evaluación de Actividad Investigadora (CNAI) como Presidente del Comité de Ingenierías,  Coordinador del área de Ciencias de la Computación y Tecnologías Informáticas de la Agencia Nacional de Evaluación y Prospectiva (ANEP), Miembro de diferentes comisiones en la agencias de evaluación y acreditación CVAEC, AGAE, ACSUG, ACPUA, ACSUCyL, Director del Centro de Supercomputación Complutense y Director del Parque Científico de Madrid. El Prof. Tirado es doctor “Honoris Causa” por la Universidad Nacional de San Agustín (Perú) y por la Universidad Nacional de Asunción (Paraguay), y Profesor e investigador visitante de diferentes universidades en Europa y América.

 

DE LA ELECTRÓNICA A LA FOTÓNICA

Bejamín Barán

Miercoles 21 de setiembre, de 18:30 a 20:00 hs.

baran

Recibió el grado de Ing. Electrónico en la Universidad Nacional de Asunción. El grado de Máster en Ciencias en Ing. Eléctrica y Computacional por la Northeaster University. El grado de Ph.D. en Ingeniería de Sistemas y Ciencias de la Computación por la Universidad Federal de Río de Janeiro. Fue presidente del Centro Latinoamericano de Estudios en Informática (CLEI) y coordinador del área de Investigación en Informática del Centro Nacional de Computación. Actualmente coordina el primer programa doctoral en Computación del país, dentro de la Universidad Nacional de Asunción. Sus intereses en investigación están enfocados hacia Computación Evolutiva, Redes Ópticas y Computación Cuántica.

 

FORMULACIÓN DEL PROBLEMA DE CONTROL E IMPLEMENTACIÓN PARALELA TEMPORAL PARA LA ECUACIÓN DE ONDA: ASPECTOS COMPUTACIONALES

Christian Schaerer

Jueves 22 de setiembre, de 18:00 a 20:00 hs.

schaerer

Graduado en la Universidad Nacional de Asunción - UNA (1995), Maestría y Doctorado (1998-2002) por la Universidad Federal de Rio de Janeiro. Post-doctorado (2002-2003) e Investigador en el Instituto de Matemática Pura y Aplicada - IMPA (2003-2007)-Brasil. Desde el 2008 hasta la fecha es Profesor Investigador en la UNA. Sus líneas de investigación abarcan de ecuaciones diferenciales, simulación y control de sistemas de gran porte, control óptimo, descomposición de dominio, modelos matemáticos para problemas bifásicos basados en leyes de conservación y computación paralela. Actualmente es el coordinador del Laboratorio de Computación Científica y Aplicada de la Facultad Politécnica de la UNA y Presidente de la Sociedad Matemática Paraguaya-SMP.